Laporan Akhir Percobaan-1 Modul 2 Praktikum Elektronika dan Sistem Digital
[Kembali ke Menu Sebelumnya]
MODUL II
COUNTER, SHIFT REGISTERDAN SEVEN SEGMENT
Gambar 1. Jurnal percobaan |
2. Hardware [kembali]
Gambar 2. Hardware percobaan |
Video percobaan
=> Analisa output dari counter h0-h3 dan bandingkan dengan teori.
Pada percobaan ini terdapat pengaruh clock pada rangkaian
dimana untuk membedakan jumlah power/bit yang memasuki rangkaian. hal ini
dikarenakan clock merupakan suatu pulsa-pulsa periodik yang digunakan pada flip
flop untuk mengubah keadaan pada salah satu sisi naik atau turun dari pulsa
clock. Rangkaian ini merupakan rangkaian asyncronous,,menggunakan function
generator sebagai sumber frekuensi, 4 J-K flipflop ,counter sebagai pembalik
atau fungsi NOT. VCC berupa 5V masuk ke kaki S pada J-K flipflop kemudian
outputnya menjadi input pada J-K flipflop selanjutnya. rangkaian ini
menggunakan 4 LED sebagai output dan 1 LED sebagai indikator input.H sebagai
indikator input,H0,H1,H2,H3 sebagai output. jika H mati dan hidup lagi maka H0
akan hidup, jika H0 mati hidup maka H1 akan hidup dan begitu seterusnya.dan
rangkaian ini menggunakan counter sebagai fungsi NOT berarti pembalik. Untuk
melihat bentuk counter dapat kita lihat pada H0,H1,H2,H3. jika LED menyala maka
akan bernilai 1 dan jika LED mati maka counter akan bernilai 0. untuk
menghitung counter dapat menggunakan Binery Convert to Decimal (BCD),caranya
dengan mengalikan satu-satu bilangan dengan 2 (basis biner) pangkat 0 atau 1
atau 2 dst dimulai dari bilangan paling kanan. Kemudian hasilnya dijumlahkan
Output yang dihasilkan pada rangkaian ini berupa urutan
biner, dikarenakan pada clock yang merupakan suatu deretan pulsa yang naik atau
turun secara periodik, maka ketika mentrigger flip-flop pertama akan
menghidupkan lampu LED pertama, dan mentrigger flip-flop kedua agar
menghidupkan LED, setelah mati flip-flop pertama maka akan menghidupkan
flip-flop kedua, dan mentrigger flip-flop ketiga begitu seterusnya sampai
flip-flop ke-empat, sebuah flip-flop akan mati apabila flip-flop sebelumnya
telah mencapai satu kali periode.Grafik clock, H0, H1, H2, dan H3 berbeda
semuanya dengan pola seperti urutan biner. Hal ini dikarenakan clock pada
rangkaian mempengaruhi inputan keadaan pertama pada flipflop.
Sehingga dapat disimpulkan bahwa output dari counter h0-h3
pada percobaan sama dengan teori yang ada pada modul.
Download Video Percobaan 1 [klik disini]
Download JURNAL [klik disini]
Download HTML Laporan Akhir Percobaan 1 [klik disini]
Tidak ada komentar:
Posting Komentar